为提升深圳地区集成电路设计的专业水平,助力企业员工构建后端物理实现的基础架构,树立数字后端宏观视野与全局观念,国家集成电路设计深圳产业化基地举办基于MCU的布局布线数字后端物理实现培训。本次培训特邀国内专家级芯片后端工程师魏东作为讲师。
具体安排如下:
培训费用:公益培训
以深圳企业名义报名,培训报名表需加盖公章,押金500元/次/人(原则上每家企业不超过3人),按时参加培训人员,将原渠道退回押金,若无故缺席则不退押金;
若同一家企业报名人数大于3人,超出人数需在培训前按500元/次/人缴齐资料费(不需另交押金);
以个人名义报名,培训费每人1000元(不需另交押金)。
培训时间:2024年9月25-27日(周三-周五)9:00-17:30
培训地点:深圳市南山区深圳软件园1期4栋615室
主办单位:国家集成电路设计深圳产业化基地
培训方式:线下参训
培训讲师:魏东,专家级芯片后端工程师,西安电子科技大学企业导师。目前就任国内研究所,曾就职于英飞凌等知名外企。西北大学微电子专业硕士研究生,20年以上数字IC 设计经验,目前主要负责逻辑综合、布局布线、静态时序分析等并进行相关验证,具有30+芯片成功流片经验。同时熟练使用 P&R工具,具备熟练的脚本技能(比如TCL、Perl、Python及后端设计flow),了解CPU、DDR、Clock Structure及基本数字逻辑。熟练应用design compiler、prime time、VCS、calibre等工具,能够熟练配合相关设计人员完成芯片设计。
联系人:冯甜 手机/微信:17692416764
适合参加培训人员: 数字芯片后端工程师
具体培训内容与安排如下:
序号 | 授课内容 | 学时 |
1 | 数字后端环境配置介绍。主要讲解物理库、时序库以及工艺文件的配置方法以及所包含的基础信息。 本节结合不同库文件基本信息,重点关注物理库和逻辑库之间的差异以及其在物理实现中的作用。 | 2学时 |
2 | floorplan基本内容与实现原则。内容包括:(1)芯片面积和尺寸的确定;(2)macro以及pad的常规摆放方法以及摆放原则;(3)电源网络的建立方法;(4)blockage的添加方法。 本节主要讲授floorplan的基本内容以及物理实现中的实际经验,从实践出发讲授floorplan过程中的设计思想 | 4学时 |
3 | Placement阶段基本流程介绍。内容包括:(1)Placement 基本概念讲解;(2)Placement基本流程讲解;(3)Placement结果分析及优化。 本节着重于结合实际经验针对timing和congestion的结果分析和优化手段进行经验分享。 | 4学时 |
4 | 时钟树综合的原理及基本流程介绍。内容包括:(1)明确时钟树综合过程中的相关设置;(2)能控制时钟树综合的约束和目标;(3)完成时钟树生成和优化。 本节主要讲授时钟树综合相关知识,旨在帮助学生理解时钟树综合基本概念、基本原理,掌握时钟树单元选型依据、参数设置依据等重要知识。同时从实践角度出发,分享时钟树结果分析和优化手段经验。 | 3学时 |
5 | 布线的基本流程介绍。内容包括:(1)布线前的检查和设置步骤;(2)布线相关的命令以及选项使用;(3)完成布线和设计优化。 本节主要讲授布线相关内容,着重理解从逻辑连接到物理连接对设计的影响,掌握布线后DRC及时序的分析方法以及优化手段。 | 3学时 |
6 | 数字后端物理线上实训。以华虹110nm工艺TOP level MCU为例,结合理论知识,完成包含data setup、floorplan、Placement、CTS、route的物理实现训练。 本节针对学生基础进行强化,通过实践加深对理论知识的理解。通过实践理解后端流程基本内容,掌握基本实现方法、分析方法、优化方法。 | 8学时 |
7 | 线上答疑 | 4周 |
本次培训报名大于45人开班,9月22日前截止报名。报名方式:登录网站http://www.szicc.org.cn/-点击培训安排-报名-培训申请-提交-押金缴纳。报名信息经审核后将回复确认,一经确认,不能无故缺席,培训现场将实名签到。