用心服务    全力创“芯”
菜单
首页 / 新闻通知 / 通知公告

关于开展硅基低抖动低功耗锁相环设计培训的通知

  为提高深圳集成电路设计水平,增加企业研发人员与世界一流专家学习和对话的机会,国家集成电路设计深圳产业化基地将与工业和信息化部人才交流中心芯动力人才计划联合举办硅基低抖动低功耗锁相环设计培训。本次培训特邀2022年国家自然科学基金“优秀青年科学基金”获得者张钊作为讲师。

  具体安排如下:

  培训费用公益培训,不需交押金

  培训时间2024年12月20日(周五)

  培训地点深圳市南山区深圳软件园1期4栋615室

  主办单位国家集成电路设计深圳产业化基地

  协办单位:工业和信息化部人才交流中心芯动力人才计划

  培训方式线下授课。

  培训讲师张钊,男,博士,研究员,博士生导师。2022年国家自然科学基金“优秀青年科学基金”获得者,2022年入选中国科学院高层次人才引进计划。1989年出生。2007 年本科毕业于北京邮电大学,2016年博士毕业于中科院半导体所。2016至2018年在香港科技大学从事博士后科研工作,2019至2020年任日本国立广岛大学助理教授,2020年底加入中科院半导体所半导体超晶格国家重点实验室工作至今。研究工作围绕高性能锁相环和时钟生成器、高速高能效光通信/有线通信收发集成电路、及相关高速高频集成电路设计技术的难点展开。近五年在相关领域共发表学术论文50余篇,包括集成电路设计顶级期刊JSSC五篇、顶级会议ISSCC/VLSI六篇。主持国家自然科学项目2项、北京市科技计划项目2项、国家重点研发计划项目子课题1项、多项企业横向项目。

  联系郭俊志   手机/微信:13728982766

  适合参加培训人员芯片设计工程师

  具体培训内容与安排如下

  日期

  时间

  内容

  12月20日

  9:00—17:00

  1、 锁相环概述与基础知识

  2、 常用锁相环结构简介

  3、 压控振荡器设计基础

  4、 分数型锁相环设计基础

  5、 设计案例分析一:0.65V 56.4-fs低电压低抖动锁相环

  6、 设计案例分析二:31.9-fs -100-dBc Reference Spur极低抖动锁相环

  7、 设计案例分析三:70fs 低抖动低功耗分数型锁相环

  8、 设计案例分析四:基于环振的低抖动低功耗宽频分数型锁相环

  9、答疑提问

  本次培训报名大于45人开班,报名方式:登录网站http://www.szicc.net/-点击培训安排-报名-培训申请。报名信息经审核后将回复确认,一经确认,不能无故缺席,培训现场将实名签到。报名截止时间为12月19日。


分享到: