用心服务   全力创“芯”
菜单
首页 / 新闻通知 / 通知公告

关于开展RISC-V+CPU设计与实践课程培训的通知

为提升深圳地区集成电路设计的专业水平,培养企业员工构建科学思维方式和解决复杂集成电路问题能力,通过理论讲述、案例分析和设计实验而达到掌握复杂数字芯片设计方法与熟悉运用设计工具。国家集成电路设计深圳产业化基地将举办关于开展RISC-V CPU设计与实践课程培训。本次培训特邀西安交通大学微电子学院教授,博士生导师梁峰作为讲师。

具体安排如下:

培训费用公益培训

培训时间2025年8月27日-29日(周三-周五) 9:00-17:30

培训地点:深圳市南山区深圳软件园1期4栋615室

主办单位国家集成电路设计深圳产业化基地

培训方式线上线下参训

培训讲师:课程负责人:梁峰,西安交通大学微电子学院教授,博士生导师,承担了本科生“数字系统设计基础”课程和研究生“超大规模集成电路设计”课程的教学工作。主要从事高级设计方法学、图像视频智能处理算法、机器学习算法的硬件实现、高性能计算架构、智能软硬件系统设计、存算一体化集成电路架构、智能化集成电路EDA方法等研究,具有机器视觉芯片、RISC CPU芯片、高性能DSP芯片等成功流片经验。主持承担了国家自然科学基金面上项目和青年项目、全军共用信息系统装备预研专用技术项目、航空科学基金项目、陕西省重点研发计划项目、陕西省自然科学基金项目,以及国内知名公司的企业横向课题。在IEEE TIP、IEEE TVLSI、IEEE TCAD、IEEE MWTL、IEEE TCSVT、IEEE TCAS-II、Signal Processing、Neurocomputing、Remote Sensing、IET Power Electronics、Materials、Electronics、IEEE ACCESS、ECCV、DCC、ICASSP等国际权威SCI期刊和重要会议上发表相关研究方向的学术论文60余篇,关键核心技术获国家发明专利授权9项,出版学术专著4本,指导本科生、研究生参加国家级竞赛获奖二十余项。

实验指导教师:王旭辉,西安交通大学微电子学院工程师,主要研究方向为数字集成电路设计与人工智能硬件加速。已发表SCI/EI论文十余篇,授权发明专利11项。主持国家重点实验室基金及军工项目3项,作为核心成员参与国家重点研发计划、国家自然科学基金及军工项目多项。具备丰富的数字系统设计与架构设计经验,参与完成2颗数字芯片的全流程设计与流片。

联系人:陈晓庄        手机/微信13246678762

适合参加培训人员:数字集成电路设计工程师

具体培训内容与安排如下

序号

授课内容

课时

1

RISC-V的历程与意义,包括指令集架构概念、RISC-V介绍、RISC-V的意义

1学时

2

RISC-V指令集系统,包括ISA基本指令功能、指令编码汇编语言、指令设计及扩展

2学时

3

RISC-V的CPU设计,包括CPU性能分析、单周期处理器、多周期处理器、流水线处理器、先进的微架构数据通路设计

7学时

4

开源RISC-V CPU实例分析及SoC集成介绍

2学时

5

智算时代的RISC-V,包括摩尔定律兴衰、算力需求与供给的矛盾、超越摩尔定律与冯・诺依曼瓶颈的计算革新、软件新挑战与开源生态、RISC-V 扩展指令

1学时

6

RISC-V 扩展指令(包括V、Matrix 与 P/K/VK 扩展指令集)

2学时

7

RISC-V 扩展指令集实验,包括矩阵运算案例实验、领域定制架构DSA:Yolo 目标检测加速实验

1学时

8

单周期RISC-V CPU与流水线RISC-V CPU设计,SoC集成设计:Yolo 目标检测加速实验

8学时+
4周(线上答疑)

本次培训报名大于30人开班,50人截止,先到先得。报名信息经审核后将回复确认,一经确认,不能无故缺席,培训现场将实名签到。


分享到: