用心服务   全力创“芯”
菜单
首页 / 新闻通知 / 通知公告

开展数字系统设计课程培训的通知

为提升深圳地区集成电路设计的专业水平,培养企业员工构建科学思维方式和解决复杂集成电路问题能力,通过理论讲述、案例分析和设计实验而达到掌握复杂数字芯片设计方法与熟悉运用设计工具。国家集成电路设计深圳产业化基地将举办关于开展数字系统设计课程培训。本次培训特邀厦门大学教授,博士生导师周剑扬作为讲师。

具体安排如下:

培训费用公益培训

培训时间2025年11月12日-14日(周三-周五)9:00-17:30

培训地点:深圳市南山区深圳软件园1期4栋615室

主办单位国家集成电路设计深圳产业化基地

培训方式线上线下参训

培训讲师:周剑扬,厦门大学教授,博士生导师。厦门大学电子工程系博士毕业,厦门华侨电子股份有限公司博士后,杜克大学电子与计算机博士后。主要从事微处理器设计、VLSI数字信号处理设计、AI算法与硬件加速器设计、高速高精度ADC设计等研究。主讲过本科课程《数字系统设计与实现》、《数字集成电路设计训练》和《嵌入式Linux系统编程训练》,研究生课程《高等计算机体系结构》、《VLSI电路与系统设计》、《复杂数字系统设计》等。先后主持过国家科技支撑计划项目课题、福建省科技重大专项专题项目、福建省科技重点项目等。承担过数十项横向项目,项目内容涵盖处理器设计、嵌入式系统设计、数字信号处理算法设计、数模混合集成电路设计、电磁场反演成像计算等领域。 近10年承担的科研项目合同经费超1500万元,发表数十篇SCI检索的学术论文。

联系人:陈晓庄        手机/微信13246678762

适合参加培训人员:数字系统设计工程师

具体培训内容与安排如下

序号

授课内容

课时

1

数字系统设计概述

2学时

2

数据路径常见功能单元

2学时

3

基于算法状态机(ASM)的系统设计

2学时理论+2学时实验

4

Verilog语言与高质量编码

2学时

5

IP设计流程(以UART为例)

2学时+2学时实验

6

RISC-V架构与CVA6处理器微架构分析

4学时

7

AXI与APB总线

2学时

8

基于CVA6的SOC集成与验证

2学时理论+2学时实验

本次培训报名大于45人开班,50人截止,先到先得。报名方式:登录网站http://www.szicc.org.cn/-点击培训安排-报名-培训申请-提交-押金缴纳。报名信息经审核后将回复确认,一经确认,不能无故缺席,培训现场将实名签到。


分享到: